Love In SHANATE
close
프로필 배경
프로필 로고

Love In SHANATE

    • 분류 전체보기 (177)
      • Diary (107)
      • My Piano (25)
      • Piano Sheet (4)
        • 【Touhou】 (4)
      • 대학과목 정리 (11)
        • 디지털회로 (4)
        • 컴퓨터구조 (0)
        • 반도체소자 (0)
        • 디지털논리회로 2 (7)
      • 자격증 공부 (5)
        • ADsP (5)
        • SQLD(추후 업로드) (0)
        • 정처기(추후 업로드) (0)
      • SoC 설계 OJT (3)
      • IDEC (8)
        • 임베디드 프로세서 (0)
        • Cortex - M0 (8)
      • Verilog (8)
      • 현재 사용 X (3)
        • VSTi Plug-in Info. (1)
        • 기기 Info. (1)
        • RD-2000 Information (1)
  • mode_edit_outline글작성
  • settings환경설정
  • 블로그홈
  • 지역로그
  • 태그로그
  • 미디어로그
  • 방명록

[OJT 3] Digital Peripheral에 대한 이해

시간이 조금 오래 걸렸네요. 페리프럴에 대해서만 한 달을 매뉴얼만 보면서 공부했네요. Peripheral도 여러 가지가 있지만, Wake-up Timer와 WDT(Watchdog Timer), UART, SPI, I2C, Timer Counter를 계속해서 봤습니다. 물론 개인적으로 공부하면서 정리를 한 것이기 때문에, 부족한 점이 많고 그 점에 대해서는 차차 제 눈이 올라갔을 때 수정이 될 것 같습니다. 아직은 뭐 말도 버벅이는 감자인데;; 아마, 해당 Peripherals에 대해서는 쪼개져서 포스팅이 되지않을까 싶습니다. 원래 100페이지가 넘는 PPT로 정리가 됐으나, 어떻게든 쪼개면서 65페이지로 줄였습니다. 그런데 제가 막 성급하게 줄이고 압축을 해서 그런지, 제가 봐도 뭘 설명하는지를 잘 모르..

  • format_list_bulleted SoC 설계 OJT
  • · 2024. 2. 13.
  • textsms
[OJT 2] Digital 논리 회로

[OJT 2] Digital 논리 회로

1. 논리 회로의 TR 표현 1) NAND 2) NOR 3) Compound Gates 4) AND / OR 2. Karnaugh Map 3. Combinational / Sequential Logic 1) 조합 회로(Combinational Logic) 2) 순차 회로(Sequential Logic) Asynchronous Circuit Synchronous Circuit FSM 4. Flip-Flop / Latch 1) Latch 2) Flip-Flop 1. 논리 회로의 TR 표현 학부에서 ‘디지털논리회로’를 수강했다면, 우리는 이진법을 시작으로 AND, OR 게이트는 물론이고, Sum Of Product, Product Of Sum / Mux, Demux / Combi & Sequential Log..

  • format_list_bulleted SoC 설계 OJT
  • · 2024. 1. 10.
  • textsms
[OJT 1] Device Physics 기초

[OJT 1] Device Physics 기초

챕터 1. TR Vertical Structure 2. PMOS, NMOS, CMOS ) NMOS & PMOS ) CMOS 3. Inverter ) 인버터 ) NMOS 인버터 ) CMOS 인버터 ) Noise Margins ) Delay 학부 이후로는 물성에대해 공부한 기억이 없습니다. 따라서 현재 포스팅에 대해서는 설명의 자세함을 줄여 자명한 것만을 기술합니다. 1. TR Vertical Structure MOSFET 구조 Metal-Oxide-Semiconductor Field-Effect Gate에 Vth 이상의 전압 인가 → Source와 Drain 사이 반전층 형성 Channel 형성으로 Source → Drain 전류 흐름 형성 vs BJT(Bipolar Junction Transistor) ..

  • format_list_bulleted SoC 설계 OJT
  • · 2024. 1. 10.
  • textsms
  • 1
Google AdSense
Google AdSense
공지사항
전체 카테고리
  • 분류 전체보기 (177)
    • Diary (107)
    • My Piano (25)
    • Piano Sheet (4)
      • 【Touhou】 (4)
    • 대학과목 정리 (11)
      • 디지털회로 (4)
      • 컴퓨터구조 (0)
      • 반도체소자 (0)
      • 디지털논리회로 2 (7)
    • 자격증 공부 (5)
      • ADsP (5)
      • SQLD(추후 업로드) (0)
      • 정처기(추후 업로드) (0)
    • SoC 설계 OJT (3)
    • IDEC (8)
      • 임베디드 프로세서 (0)
      • Cortex - M0 (8)
    • Verilog (8)
    • 현재 사용 X (3)
      • VSTi Plug-in Info. (1)
      • 기기 Info. (1)
      • RD-2000 Information (1)
최근 글
인기 글
최근 댓글
태그
  • #오블완
  • #아티브사운드
  • #동방오케스트라
  • #ADsP
  • #티스토리챌린지
  • #동방
  • #플래직
  • #동방프로젝트
전체 방문자
오늘
어제
전체
Copyright © 쭈미로운 생활 All rights reserved.
Designed by JJuum

티스토리툴바